侵權投訴

FPGA SGMII接口前導碼小於7個字節55的解決方案

39度創意研究所 2020-11-19 16:17 次閲讀

在使用Xilinx FPGA芯片中SGMII IP核進行千兆以太網調試時,經常會遇到以太網接口收到的前導碼長度不足7個字節55的情況,但這種情況確實正常現象。這就要求在設計代碼處理前導碼時不能將55的個數作為判據,而是隻要有55轉換為D5,就應該認為前導碼接收成功了。不瞭解前導碼的同學可以參看文章《你見過物理層的以太網幀長什麼樣子嗎?》

SGMII接口基本功能測試

SGMII接口(開啓自協商)調試分為三個步驟,先測試SGMII最基本功能仿真、再測試SGMII最基本功能自迴環上板、最後直接測試開啓自協商功能後上板

1、測試SGMII基本功能仿真:

(1) 打開sgmii IP,將接口選擇為sgmii接口,關閉MDIO接口,其它選項默認,生成IP核;

(2) 根據IP核生成example design,將speed_is_10_100、speed_is_100設置為0(1000Mbps模式),將configuration_vector設置為5‘b00010(關閉SGMII自協商,開啓PMA迴環,具體參考手冊63頁table2-39),將userclk2作為跟GMII接口同步的時鐘(用來驅動MAC GMII接口側,也可以用來驅動其它模塊);

(3) 開啓仿真,測試自迴環(也可以通過修改參數測試外環或2個SGMII互通),一般PMA迴環要3.1ms左右才能通,外環或互通要3.5ms左右;

(4) 仿真時會發現gmii_rxd信號每隔一幀數據會少一個時鐘的前導碼如圖1,這個不用擔心,為正常現象,1G MAC仍然能正常接收數據,產生這個的具體原因不詳(手冊有介紹,不過內容偏向於底層編碼原因,具體不太瞭解,手冊只是簡單説明了一下表面原因,手冊221頁説明此問題),同時有的數據幀gmii_rx_dv信號拉低後gmii_rx_er信號會拉高一個時鐘(對應的gmii_rxd數據為8‘h0f),如圖2,這個也不用擔心,手冊224頁對其有説明(具體説是為幀擴展),由於gmii_rx_er拉高處gmii_rx_dv拉低,所以不是幀錯誤(此處需要適當修改原版1G MAC的代碼,使1G MAC中gmii_rxd、gmii_rx_dv、gmii_rx_er同步打拍,原設計中沒有同步打拍)。

 

 
圖1
 

 
圖2

注意:SGMII開啓自協商後要仿真非常長時間才能互通(8.1ms),因此推薦直接上板。

2、測試SGMII基本功能上板:

(1)SGMII接口的independent_clock默認是200MHZ,可以用PLL生成,也可以查閲手冊修改IP內部參數來設置為其它頻率,具體修改參考手冊36頁描述(修改後如何操作IP參考RapidIO調試手冊),只需修改一個參數就可以(修改時鐘頻率會影響仿真通過時間),如圖3;

(2)上板主要是測試PMA迴環版(自帶激勵源),設置好約束文件,抓取關鍵信號,直接生成bit文件,上板測試,如果沒有通,看status_vector信號,查閲手冊65頁table2-41,查找原因。

 

 
圖3

3、測試SGMII自協商功能上板:

(1)將configuration_vector參數設置為5‘b100x0(開啓自協商功能,x表示可以測PMA迴環,也可指直接接PHY進行測試),自協商參數使能信號an_restart_config設置為0(該信號上升沿代表自協商參數an_adv_config_vector有效,an_restart_config為0表示使用默認參數,如果想手動配置自協商參數,可以查閲手冊64頁table2-40);

(2)生成bit文件並上板測試,並觀察狀態信號status_vector。

RGMII或SGMII調試中正常的“異常”問題

1、參考資料

《pg047-gig-eth-pcs-pma》
《88e1512 data》
《AR8033d》

2、以太網接口使用場景介紹

《88e1512data》PHY芯片手冊中,標準的RGMII、SGMII接口的使用場景如下兩圖所示:

 

 

實際上,此處的10/100/1000Mbps Ethernet MAC代指的是標準的SGMII接口的MAC核和標準的RGMII接口的MAC核。而實驗室所用的MAC核為GMII接口形式的MAC核,因此實際上我們的應用場景變成了如下的兩圖:

 

 

此處的IDDR/ODDR原語、SGMII核主要功能是為實驗室MAC核提供標準的千兆GMII接口形式的數據源。在實驗的接口調試中,由於PHY芯片的各個功能模式設置、XILINX官方的SGMII核和IDDR/ODDR原語的特性不同,可能會出現一些問題。

3、PHY芯片功能模式設置

正常情況下,我們常用的PHY芯片功能模式有以下:
  •  全雙工/半雙工模式
  •  千兆/百兆/十兆模式
  •  自協商速率/固定速率
  •  RGMII/SGMII模式
  •  交叉線/直連線模式

交換機出現無法連接網口(連接指示燈熄滅)、數據收發錯誤等問題時,可以通過VIO、MDIO來讀取PHY芯片相應功能的寄存器的值,來確定功能模式配置是否出現問題。

4、RGMII千兆模式常見問題

此問題詳細描述見文章:RGMII接口調試使用VIO讀取PHY寄存器值

標準的RGMII千兆接口,時鐘週期為125MHz,但是數據位寬為4位,採用在時鐘的上下邊沿採樣的方式,得到1Gbps帶寬,正常工作狀態的發送時序圖如下所示:

 

 

為了確保數據採樣的正確,時鐘的邊沿必須在數據的中間進行跳變。為了實現這種發送模式,在數據發送時,控制發送時鐘,使其偏移90度(即延後2ns)。

但是有的PHY芯片中,可以選擇不同的工作模式,使得控制時鐘偏移2ns或者不偏移2ns(《88e1512》P252)。如果PHY芯片的工作模式是偏移了2ns,那我們就不用作偏移了,否則可能正好導致時鐘邊沿和數據跳邊沿對齊,出現錯誤;如果PHY芯片的工作模式是不偏移,則我們需要手動控制時鐘的偏移。RGMII數據的讀取同理,具體情況需要閲讀相應的PHY芯片手冊。

5、SGMII千兆模式下常見的“異常”問題

參見《pg047-gig-eth-pcs-pma》P219,Xilinx官方的SGMII的IP核轉換出的GMII格式數據可能會出現兩種問題:
  •  以太網數據幀幀頭部分丟失一個前導碼;
  •  以太網數據幀FCS域結束後,tx_er信號拉高。

丟失前導碼情況,如下圖所示:

 

 

在這種情況下,前導碼由7個55,1個D5,變成了6個55,1個D5。某些MAC核是根據55跳變到D5這種情況下作操作的,所以數據直接進MAC核,不會出現問題。但是,在TTE交換機中,分流模塊、TT平面,可能是根據gmii_tx_en信號的上升沿開始作計數,從而提出TT_ID、TYPE/LENGTH域等數據,這就可能導致錯誤。並且,以太網幀發送時,需要發送7個55,1個D5格式的前導碼。因此,我們接收到這種數據幀時,需要將前導碼補齊,再將數據幀送入後續模塊進行處理。

FCS域結束後,tx_er信號拉高,如下圖所示:

 

 

由於可能的設計缺陷,某些MAC核,會將這種數據幀當作錯誤幀丟棄。解決辦法是,在數據幀的接收部分,對tx_er信號進行處理,當rx_dv信號為高時,tx_er仍然保持原值,當rx_dv信號為低時,tx_er信號直接置零。

編輯:hfy


收藏 人收藏
分享:

評論

相關推薦

使用多種EDA工具實現FPGA設計流程的詳細資料説明

本文介紹了FPGA的完整設計流程,其中包括電路設計與輸入、功能仿真、綜合優化、綜合後仿真、實現與佈局....
發表於 11-27 17:57 15次 閲讀
使用多種EDA工具實現FPGA設計流程的詳細資料説明

你要的C6678+K7視頻採集處理方案,這裏全都有!內含源碼!!!

在Kintex-7 FPGA上搭建MicroBlaze軟核,並由MicroBlaze配置PAL視頻模....
發表於 11-27 17:01 102次 閲讀
你要的C6678+K7視頻採集處理方案,這裏全都有!內含源碼!!!

S型源表與2400,2450及B2900的差別是什麼?有什麼不一樣?

①、2400為吉時利第一代數字源表,單通道,不支持脈衝輸出,純按鍵操作,數碼管顯示,支持串口及GPI....
的頭像 牽手一起夢 發表於 11-27 16:26 62次 閲讀
S型源表與2400,2450及B2900的差別是什麼?有什麼不一樣?

高雲半導體:打破國產汽車級FPGA芯片的空白

2021中國IC風雲榜“年度新鋭公司”徵集現已啓動!入圍標準要求為營收過億元的未上市、未進入IPO輔....
的頭像 我快閉嘴 發表於 11-27 15:09 177次 閲讀
高雲半導體:打破國產汽車級FPGA芯片的空白

FPGA基礎篇:Verilog基礎語法

可綜合模塊最終生成的bit文件會燒錄進芯片運行,而仿真模塊編譯過後是在仿真軟件(例如modelsim....
發表於 11-27 14:27 89次 閲讀
FPGA基礎篇:Verilog基礎語法

電話光端機和PDH光端機的作用特點是什麼,有什麼差別?

電話光端機就是把傳統的電話信號轉換成光信號,可通過光纖傳輸電話、以太網、音頻的設備,讓電話信號能夠傳....
的頭像 牽手一起夢 發表於 11-27 14:22 48次 閲讀
電話光端機和PDH光端機的作用特點是什麼,有什麼差別?

在醫療設備中,FPGA能用在什麼地方

FPGA(現場可編輯門陣列)作為賽靈思(Xilinx)的一項重要發明,以其可編程和靈活性著稱。起初,....
的頭像 Les 發表於 11-27 11:29 241次 閲讀
在醫療設備中,FPGA能用在什麼地方

電源管理芯片市場再起風雲

近日,IC設計廠商聯發科通過旗下立錡斥資8500萬美元收購英特爾旗下Enpirion電源管理芯片產品....
的頭像 我快閉嘴 發表於 11-27 10:52 197次 閲讀
電源管理芯片市場再起風雲

PC高級語言以太網方式模擬量模塊數據採集

有大量的模擬量信號採集時,用這種方式很方便,硬件模塊支持電流、電壓等多種信號,提供的高級語言開發包也非常方便,設置量程範...
發表於 11-27 10:21 0次 閲讀
PC高級語言以太網方式模擬量模塊數據採集

Xilinx FPGA設計進階(提高篇)

發表於 11-27 10:00 0次 閲讀
Xilinx FPGA設計進階(提高篇)

FPGA器件在醫療領域的應用分類

FPGA(現場可編輯門陣列)作為賽靈思(Xilinx)的一項重要發明,以其可編程和靈活性著稱。起初,....
發表於 11-27 09:38 154次 閲讀
FPGA器件在醫療領域的應用分類

電路設計經常會出現的八大誤區詳細説明

我們常常會發現,自己想當然的一些規則或道理往往會存在一些差錯。電子工程師在電路設計中也會有這樣的例子....
發表於 11-27 08:00 28次 閲讀
電路設計經常會出現的八大誤區詳細説明

ACAP的主要架構創新解析

2019年“國際研討會”上,發表了兩篇長論文,詳細介紹了“自適應計算加速平台”ACAP的系統架構和技術細節。本文將對ACAP...
發表於 11-27 07:30 0次 閲讀
ACAP的主要架構創新解析

智能網聯汽車必備的總線測試方案PDF文件説明

CANFD 與車載以太網在新一代智能網聯車中得到了廣泛的應用,同時也給工程師進行車載測試和故障排查帶....
發表於 11-27 04:09 17次 閲讀
智能網聯汽車必備的總線測試方案PDF文件説明

MWDM到底是什麼?MWDM在5G商用中有什麼樣的作用

5G 商用,承載先行。5G 新基建的大範圍建設,也對承載網提出了更高的需求,5G 承載網主要包含了 ....
發表於 11-27 02:56 5次 閲讀
MWDM到底是什麼?MWDM在5G商用中有什麼樣的作用

芯華章發佈高性能多功能可編程適配解決方案“靈動”

2020年11月26日,EDA(電子設計自動化)智能軟件和系統領先企業芯華章今日發佈高性能多功能可編....
的頭像 我快閉嘴 發表於 11-26 12:27 294次 閲讀
芯華章發佈高性能多功能可編程適配解決方案“靈動”

如何使用WIRESHARK抓以太網數據包?

在工業自動化中,以太網使用方便,通訊能力強大,有着非常廣泛的應用。但是以太網通訊出現故障以後,一般在....
的頭像 施耐德自動化 發表於 11-26 12:03 196次 閲讀
如何使用WIRESHARK抓以太網數據包?

一種基於DSP與FPGA實現場發射平板顯示器視頻信號處理系統的方案

發表於 11-26 11:42 101次 閲讀
一種基於DSP與FPGA實現場發射平板顯示器視頻信號處理系統的方案

基於APEX20K和ARM7 TDMI-S微處理器實現通用智能傳感器IP核的設計

設置數據通信接口主要是考慮芯片還可以同外部CPU或網絡構成更加複雜的測控系統。為了方便芯片的設計,節....
的頭像 電子設計 發表於 11-26 10:11 644次 閲讀
基於APEX20K和ARM7 TDMI-S微處理器實現通用智能傳感器IP核的設計

基於FPGA Virtex-4器件實現直接時鐘控制技術方案的設計

大多數存儲器接口都是源同步接口,從外部存儲器器件傳出的數據和時鐘/ 選通脈衝是邊沿對齊的。在 Vir....
發表於 11-26 10:01 119次 閲讀
基於FPGA Virtex-4器件實現直接時鐘控制技術方案的設計

如何移植一個CNN神經網絡到FPGA中?

訓練一個神經網絡並移植到Lattice FPGA上,通常需要開發人員既要懂軟件又要懂數字電路設計,是個不容易的事。好在FPGA廠...
發表於 11-26 07:46 0次 閲讀
如何移植一個CNN神經網絡到FPGA中?

智能照明和傳統照明的系統到底有什麼區別

圓通香港集運網站提供智能照明和傳統照明的系統到底有什麼區別資料免費下載
發表於 11-26 06:41 20次 閲讀
智能照明和傳統照明的系統到底有什麼區別

請問FPGA在人工智能時代有哪些獨特的優勢?

  什麼是暗硅效應   FPGA:解決暗硅效應的有效途徑   使用FPGA的獨特優勢是什麼   什麼是Catapult項目   ...
發表於 11-26 06:36 0次 閲讀
請問FPGA在人工智能時代有哪些獨特的優勢?

低功耗以太網PHY對樓宇自動化有哪些影響

低功耗以太網PHY對於樓宇自動化的深遠影響
發表於 11-26 06:29 0次 閲讀
低功耗以太網PHY對樓宇自動化有哪些影響

快速簡單的FPGA異構計算

發表於 11-25 18:00 28次 閲讀
快速簡單的FPGA異構計算

基於可編程邏輯器件和IPX2805實現SPI4.2接口電路的設計

SPI-4.2(System Packet Interface)是 OIF(Optical Inte....
發表於 11-25 17:19 316次 閲讀
基於可編程邏輯器件和IPX2805實現SPI4.2接口電路的設計

萬兆以太網口靜電保護設計方案圖

萬兆(10G)以太網口ESD靜電浪湧保護方案,如下圖: 從萬兆(10G)以太網口ESD靜電浪湧保護方案圖中可以看出,電路...
發表於 11-25 14:15 101次 閲讀
萬兆以太網口靜電保護設計方案圖

FPGA加速的厲害之處在哪裏?

轟轟烈烈的雙十一落下了帷幕,2020年的雙十一成績依舊斐然。天貓11月11日0點剛過,天貓雙11的訂....
的頭像 EDA365 發表於 11-25 11:17 221次 閲讀
FPGA加速的厲害之處在哪裏?

MCU在邊緣和節點設計中實現AI功能的三種方法詳細説明

AI:Artificial Intelligence,即人工智能。 AI 與我們息息相關,手機導航、....
發表於 11-25 09:39 17次 閲讀
MCU在邊緣和節點設計中實現AI功能的三種方法詳細説明

fpga程序燒寫問題

各位大佬,我自己做的一個板子用的是ep4ce15m8i7芯片,在使用JTAG燒寫的時候提示Error (209014): CONF_DONE pin ...
發表於 11-25 08:44 125次 閲讀
fpga程序燒寫問題

基於ARM和FPGA的微加速度計數據採集設計方案

加速度計是一種應用十分廣泛的慣性,它可以用來測量運動系統的加速度。目前的加速度計大多采用微機電技術(MEMS)進行設計和...
發表於 11-25 06:17 0次 閲讀
基於ARM和FPGA的微加速度計數據採集設計方案

FPGA技術的學習課件免費下載

硬件版圖如何設計選擇哪些芯片1,常用芯片的功能和電氣特性都很熟悉設計電路原理圖2,個別功能不知道需要....
發表於 11-24 18:08 105次 閲讀
FPGA技術的學習課件免費下載

Intel付得起xPU的鉅額尾款嗎?

一波還未平息,一波再起,Intel繼續擴張其xPU陣營! 上回,筆者説道Intel正在利用xPU+o....
的頭像 璟琰乀 發表於 11-24 16:52 318次 閲讀
Intel付得起xPU的鉅額尾款嗎?

基於可編程邏輯器件實現八位微處理器軟核的設計

SoC(SystemonaChip)以其高集成度,低功耗等優點越來越受歡迎。開發人員不必從單個邏輯門....
發表於 11-24 14:37 311次 閲讀
基於可編程邏輯器件實現八位微處理器軟核的設計

擁抱互聯:汽車網關如何提升駕駛體驗

有兩種方法可整合和簡化車輛中的ECU:使用域體系結構或區域體系結構。域體系結構整合了支持汽車特定功能....
發表於 11-24 09:35 269次 閲讀
擁抱互聯:汽車網關如何提升駕駛體驗

開關應用中的瞬變和EMI噪聲怎麼樣才能減輕

設計電源是一件複雜的事情。如今,電能的來源多種多樣,我們也越來越不能忽視對這些寶貴能源進行有效的管理....
發表於 11-23 14:34 17次 閲讀
開關應用中的瞬變和EMI噪聲怎麼樣才能減輕

電話光端機在日常應用中有哪些常見問題

  電話光端機的指標很多,但是都不重要。稍微有點用的就是傳輸距離。一般光端機可以傳輸20-60公里。....
的頭像 牽手一起夢 發表於 11-23 14:11 251次 閲讀
電話光端機在日常應用中有哪些常見問題

如何實現嵌入式系統遠程調試

嵌入式系統隨着目前科技的發展,正逐步融入人們的生活中。對於嵌入式系統,我們應該有所瞭解。就專業人員而....
的頭像 Wildesbeast 發表於 11-22 11:55 551次 閲讀
如何實現嵌入式系統遠程調試

車站人流視頻監控系統的特點優勢及方案設計

1.在設計每一個攝像機接入點的地方佈置以太網線(UTPCAT.5),配置以太網接口,以便安裝網絡攝像....
的頭像 牽手一起夢 發表於 11-22 10:14 140次 閲讀
車站人流視頻監控系統的特點優勢及方案設計

全新 M1 芯片 Mac Mini 主板現身:支持 10Gb 以太網

據外媒 MacRumors 報道,儘管只搭載 M1 芯片的全新 Mac mini 目前僅可用於千兆以....
的頭像 工程師鄧生 發表於 11-21 10:36 267次 閲讀
全新 M1 芯片 Mac Mini 主板現身:支持 10Gb 以太網

如何實現FPGA構建環境的自動化

與此同時,MLE 也面向 PetaLinux 和賽靈思軟件開發套件 (XSDK) 發佈了一套易用型 ....
的頭像 圓通香港集運網工程師 發表於 11-20 16:47 252次 閲讀
如何實現FPGA構建環境的自動化

FPGA有五大熱點市場,65nm產品組合發揮效益

業界湧現的大量發展趨勢暗示着我們已經發展到了一個關鍵點。例如,在通信領域,世界上很多系統和基礎設備公....
的頭像 圓通香港集運網工程師 發表於 11-20 16:43 234次 閲讀
FPGA有五大熱點市場,65nm產品組合發揮效益

從SWOT分析當前國內發展FPGA的前景

總體來看,雖然目前中國在FPGA這個領域比國外的主流廠商還存在很大差距,但是考慮到中國經濟的發展和綜....
的頭像 圓通香港集運網工程師 發表於 11-20 16:30 301次 閲讀
從SWOT分析當前國內發展FPGA的前景

FPGA從幕前走向幕後成為輔助運算的角色

而與FPGA相對的,就是不可編程的芯片方案,這也是市場的主流形式,就是所謂的ASIC(Applica....
的頭像 圓通香港集運網工程師 發表於 11-20 16:24 300次 閲讀
FPGA從幕前走向幕後成為輔助運算的角色

《基於FPGA的IIC設計》

A0,A1,A2 為 24LC64 的片選信號,由於 IIC 總線可以掛載多個 IIC 接口器件,所....
的頭像 圓通香港集運網工程師 發表於 11-20 16:21 230次 閲讀
《基於FPGA的IIC設計》

基於FPGA的視覺、聽覺誘發電位系統的設計

本文中的誘發腦電位在醫學診斷和治療領域有着重要的地位,如今,隨着理論的成熟和科技的進步,越來越多的技....
的頭像 圓通香港集運網工程師 發表於 11-20 16:17 230次 閲讀
基於FPGA的視覺、聽覺誘發電位系統的設計

Xilinx始終保持着全球FPGA的霸主地位,難以撼動!

由於Xilinx器件是隻需要進行編程的標準部件,客户不需要像採用固定邏輯芯片時那樣等待樣品或者付出巨....
的頭像 OpenFPGA 發表於 11-20 11:47 407次 閲讀
Xilinx始終保持着全球FPGA的霸主地位,難以撼動!

FPGA零基礎並不是你想的那樣,門檻不低

FPGA是有門檻的,零基礎並不是你想的那樣,而且門檻不低的! 本篇給非電子類專業或者非技術行出身想要....
的頭像 圓通香港集運網工程師 發表於 11-20 09:58 291次 閲讀
FPGA零基礎並不是你想的那樣,門檻不低

為什麼FPGA主頻比CPU慢,但卻可以用來幫CPU做加速

我們知道,FPGA的頻率一般只有幾百MHz,而CPU的頻率卻高達數GHz。那麼,有不少網友心中就有一....
的頭像 圓通香港集運網工程師 發表於 11-20 09:56 231次 閲讀
為什麼FPGA主頻比CPU慢,但卻可以用來幫CPU做加速

5G時代,英特爾如何助力網絡轉型

11月18日,2020英特爾FPGA技術大會(IFTD)以線上溝通形式召開,大會期間英特爾推出FPG....
的頭像 圓通香港集運網工程師 發表於 11-20 09:51 347次 閲讀
5G時代,英特爾如何助力網絡轉型

LatticeECP3自帶SERDES的高性能FPGA數據手冊免費下載

LatticeECP3 (經濟型加第三代)FPGA設備系列經過優化,以在經濟的FPGA結構中提供高性....
發表於 11-20 08:00 42次 閲讀
LatticeECP3自帶SERDES的高性能FPGA數據手冊免費下載

fpga開發流程攻略與fpga器件選型七大原則分享

主要的FPGA供應商有賽靈思公司、Altera公司、Lattic公司和Actel公司等,FPGA的發....
發表於 11-19 15:39 673次 閲讀
fpga開發流程攻略與fpga器件選型七大原則分享

PoE新標準實現一根數據線數據電源混合傳輸

今天人們對於一根數據線的要求,除了能夠支持更高的傳輸速率,還需要能夠承擔起電能輸送的職責,在這方面我....
發表於 11-19 15:30 36次 閲讀
PoE新標準實現一根數據線數據電源混合傳輸

如何才能減輕開關應用中的瞬變和EMI噪聲

設計電源是一件複雜的事情。如今,電能的來源多種多樣,我們也越來越不能忽視對這些寶貴能源進行有效的管理....
發表於 11-19 15:23 33次 閲讀
如何才能減輕開關應用中的瞬變和EMI噪聲

英特爾數字化戰略落地加速!重磅發佈eASIC N5X和FPGA開發堆棧

11月18日上午,在英特爾FPGA技術大會上,英特爾發佈了AI領域的兩款重磅產品,一是最新的英特爾開....
的頭像 章鷹 發表於 11-19 14:49 2132次 閲讀
英特爾數字化戰略落地加速!重磅發佈eASIC N5X和FPGA開發堆棧

英特爾今日起發佈開放式 FPGA 堆棧

除了剛剛介紹的 eASIC N5X 解決方案,英特爾還在今天的 FPGA 技術日活動上宣佈了開放式 ....
的頭像 如意 發表於 11-18 17:29 438次 閲讀
英特爾今日起發佈開放式 FPGA 堆棧

使用FPGA實現乒乓球遊戲的論文説明

 ball 是模擬乒乓球行進路徑的發光管亮燈控制模塊,在遊戲中,以一排發光管交替發光指示乒乓球的行進....
發表於 11-18 17:18 55次 閲讀
使用FPGA實現乒乓球遊戲的論文説明

2020全球高科技領袖論壇——全球CEO峯會&全球分銷與供應鏈領袖峯會

全球電子成就獎(WEAA)旨在評選並表彰對推動全球電子產業創新做出傑出貢獻的企業和管理者,對獲獎公司....
的頭像 Microchip微芯 發表於 11-18 16:08 409次 閲讀
2020全球高科技領袖論壇——全球CEO峯會&全球分銷與供應鏈領袖峯會

全新英特爾開放式FPGA開發堆棧使定製平台開發變得更輕鬆

通過可拓展的硬件,以及可訪問的git源代碼庫的軟件框架,英特爾®開放式FPGA開發堆棧(英特爾®OF....
發表於 11-18 15:35 665次 閲讀
全新英特爾開放式FPGA開發堆棧使定製平台開發變得更輕鬆

FPGA電源設計部分電路原理圖解析

U22是電可擦除ROM,用於存放AS下載後的數據,使得FPGA的程序段掉電也能得以保存,DATA端是....
的頭像 陳翠 發表於 11-18 11:25 269次 閲讀
FPGA電源設計部分電路原理圖解析

NB4N7132 用於光纖通道,千兆以太網,HDTV和SATA的鏈路複製器(1.5 Gbps)

信息 NB4N7132是一款高性能3.3V串行鏈路複製器,提供光纖通道,GbE,HDTV和SATA應用中常見的串行環路複製和串行環回控制功能。其他流行的應用包括用於在內部和外部連接器之間進行路由的主機總線適配器,以及冗餘交換矩陣卡之間的熱插拔鏈路。 IN被髮送到OUT0和OUT1;當HIGH為高電平時,每個輸出由OE0和OE1使能。 OUT0可以通過MUX0引腳選擇IN或IN1。同樣,OUT1可以通過MUX1引腳在IN或IN0之間進行選擇。 Out可以在IN0和IN1之間進行選擇。在Link Replicator應用程序中,例如Line Card到Switch Card鏈接,IN被傳輸到OUT0和OUT1,在OUT中選擇IN0或IN1。在主機適配器應用程序中,IN轉到OUT0(內部連接器),它返回IN0上的數據。 IN0循環到OUT1(外部連接器),它在IN1上返回數據,然後返回到OUT上的SerDes。 NB4N7132採用4.7 mm x 9.7 mm TSSOP-28封裝。 工作範圍:VCC = 3.135 V至3.465 V 複製光纖通道,千兆以太網,HDTV和Serial ATA( SATA)鏈接 無需外部組件...
發表於 04-18 20:58 85次 閲讀
NB4N7132 用於光纖通道,千兆以太網,HDTV和SATA的鏈路複製器(1.5 Gbps)

AD9553 靈活的時鐘轉換器,適合GPON、基站、SONET/SDH、T1/E1和以太網應用

和特點 輸入頻率範圍:8 kHz至710 MHz 輸出頻率最高達810 MHz 預設的引腳可編程頻率轉換比支持常見的有線和無線頻率應用,包括xDSL、T1/E1、BITS、SONET和以太網。 通過SPI端口設置任意頻率轉換比 片內VCO 接受適合保持應用的晶振輸入 兩路單端(或一路差分)參考輸入 兩路時鐘輸出(可獨立編程為LVDS、LVPECL或CMOS) 三線式SPI兼容型編程接口 3.3 V單電源 極低功耗:<450 mW(大部分條件下) 欲瞭解更多特性,請參考數據手冊產品詳情 AD9553是一款基於鎖相環(PLL)的時鐘轉換器,針對無源光纖網絡(PON)和基站的需要而設計。該器件採用整數N分頻PLL來支持適用的頻率轉換要求。用户通過REFA和REFB輸入提供最多兩路單端輸入參考信號或一路差分輸入參考信號。該器件允許用户將一個25 MHz晶振連接到XTAL輸入,因而支持保持應用。                                    AD9553是引腳可編程器件,提供從15個可能的輸入頻率到51個可能的輸出頻率對(OUT1和OUT2)的標準輸入/輸出頻率轉換矩陣。該器件還有一個三線式SPI接口,用户可以通過該接口自定義...
發表於 02-22 15:52 68次 閲讀
AD9553 靈活的時鐘轉換器,適合GPON、基站、SONET/SDH、T1/E1和以太網應用

ADSP-SC589 雙核SHARC+和ARM Cortex-A5 SOC、雙通道DDR、2x以太網、2xUSB、SDIO、PCIe、529-cspBGA

和特點 雙核SHARC+基礎架構: 每個內核450 MHz (2.7GFLOPS) 支持奇偶校驗的5Mb/640KB L1存儲器/內核 可選緩存/SRAM模式 支持32、40和64位浮點ARM內核基礎架構: 450 MHz ARM Cortex-A5(具有Neon/FPU) 32kByte/32kByte L1指令/數據緩存 256kByte L2緩存共享的系統存儲空間 256KB L2 SRAM,帶ECC保護功能最多兩個高速存儲控制器 DDR3-900、DDR2-800和LPDDR(16位)高級硬件加速器 FFT/iFFT(18 GFLOPS,每個1K-pt FFT 5usec) FIR/IIR和SINC濾波器、ASRC 帶OTP的安全加密引擎封裝 19mm x 19mm BGA(0.8mm間距) 商用、工業和汽車主要連接和接口: 2個以太網MAC 一個千兆(RGMII)和一個10/100 (RMII) 支持IEEE-1588和AVB(QoS和時鐘恢復) 2個USB2.0 HS OTG/設備控制器(MAC/PHY) 2個CAN2.0 SD/SDIO/MMC/eMMC(支持SDXC) PCIe2.0(1通道)(僅SC589) 最多8個全SPORT接口(提供TDM和I2S模式) S/PDIF Tx/Rx、8個ASRC對、PCG 2個雙通道SPI和1個四通道SPI(提供直接執行功...
發表於 02-22 15:04 324次 閲讀
ADSP-SC589 雙核SHARC+和ARM Cortex-A5 SOC、雙通道DDR、2x以太網、2xUSB、SDIO、PCIe、529-cspBGA

ADSP-SC584 雙核SHARC+和ARM Cortex-A5 SOC、DDR、以太網、USB、349-cspBGA

和特點 雙核SHARC+基礎架構: 每個內核450 MHz (2.7GFLOPS) 支持奇偶校驗的5Mb/640KB L1存儲器/內核 可選緩存/SRAM模式 支持32、40和64位浮點 ARM內核基礎架構: 450 MHz ARM Cortex-A5(具有Neon/FPU) 32kByte/32kByte L1指令/數據緩存 256kByte L2緩存 共享的系統存儲器 256KB L2 SRAM,帶ECC保護功能 最多兩個高速存儲控制器 DDR3-900、DDR2-800和LPDDR(16位) 高級硬件加速器 FFT/iFFT(18 GFLOPS,每個1K-pt FFT 5usec) FIR/IIR和SINC濾波器、ASRC 帶OTP的安全加密引擎 封裝 19mm x 19mm BGA(0.8mm間距) 商用、工業和汽車 主要連接和接口: 千兆以太網MAC (RGMII) 支持IEEE-1588和AVB(QoS和時鐘恢復) USB2.0 HS OTG/設備控制器(MAC/PHY) ) 2個CAN2.0 MLB 3/6引腳(僅限於自動器件) 最多8個全SPORT接口(提供TDM和I2S模式) S/PDIF Tx/Rx、8個ASRC對、PCG 2個雙通道SPI和1個四通道SPI(提供直接執行功能) 3個I2C 和3個UART(提供流量控制功能) 增強型...
發表於 02-22 14:49 193次 閲讀
ADSP-SC584 雙核SHARC+和ARM Cortex-A5 SOC、DDR、以太網、USB、349-cspBGA

ADSP-SC583 雙核SHARC+和ARM Cortex-A5 SOC、DDR、以太網、USB、349-cspBGA

和特點 雙核SHARC+基礎架構: 每個內核最高450 MHz (2.7GFLOPS) 支持奇偶校驗的3Mb/384KB L1存儲器/內核 可選緩存/SRAM模式 支持32、40和64位浮點 ARM內核基礎架構: 最高450 MHz ARM Cortex-A5(具有Neon/FPU) 32kByte/32kByte L1指令/數據緩存 256kByte L2緩存共享的系統存儲器 256KB L2 SRAM,帶ECC保護功能 一個速度存儲控制器 DDR3-900、DDR2-800和LPDDR(16位) 高級硬件加速器 FFT/iFFT(18 GFLOPS,每個1K-pt FFT 5usec) FIR/IIR和SINC濾波器、ASRC 帶OTP的安全加密引擎 封裝 19mm x 19mm BGA(0.8mm間距) 商用、工業和汽車 主要連接和接口: 千兆以太網MAC (RGMII) 支持IEEE-1588和AVB(QoS和時鐘恢復) 2個USB2.0 HS OTG/設備控制器(MAC/PHY) 2個CAN2.0 MLB 3/6引腳(僅限於自動器件) 最多8個全SPORT接口(提供TDM和I2S模式) S/PDIF Tx/Rx、8個ASRC對、PCG 2個雙通道SPI和1個四通道SPI(提供直接執行功能) 3個 I2C 和3個UART(提供流量控制功能) ...
發表於 02-22 14:48 113次 閲讀
ADSP-SC583 雙核SHARC+和ARM Cortex-A5 SOC、DDR、以太網、USB、349-cspBGA

ADSP-SC582 單核SHARC+和ARM Cortex-A5 SOC、DDR、以太網、USB、349-cspBGA

和特點 雙核SHARC+基礎架構: 每個內核450 MHz (2.7GFLOPS) 支持奇偶校驗的5Mb/640KB L1存儲器/內核 可選緩存/SRAM模式 支持32、40和64位浮點 ARM內核基礎架構: 450 MHz ARM Cortex-A5(具有Neon/FPU) 32kByte/32kByte L1指令/數據緩存 256kByte L2緩存 共享的系統存儲器 256KB L2 SRAM,帶ECC保護功能 一個速度存儲控制器 DDR3-900、DDR2-800和LPDDR(16位) 高級硬件加速器 FFT/iFFT(18 GFLOPS,每個1K-pt FFT 5usec) FIR/IIR和SINC濾波器、ASRC 帶OTP的安全加密引擎 封裝 19mm x 19mm BGA(0.8mm間距) 商用、工業 主要連接和接口: 千兆以太網MAC (RGMII) 支持IEEE-1588和AVB(QoS和時鐘恢復) USB2.0 HS OTG/設備控制器(MAC/PHY) 2個CAN2.0 最多8個全SPORT接口(提供TDM和I2S模式) S/PDIF Tx/Rx、8個ASRC對、PCG 2個雙通道SPI和1個四通道SPI(提供直接執行功能) 3個 I2C 和 3個UART(提供流量控制功能) 增強型並行外設接口 用於視頻I/O或並行轉換器接口...
發表於 02-22 14:48 185次 閲讀
ADSP-SC582 單核SHARC+和ARM Cortex-A5 SOC、DDR、以太網、USB、349-cspBGA

ADSP-SC573 雙核SHARC+(帶768KB L1)、ARM Cortex-A5、1MB共用的L2、DDR、千兆以太網、USB、SDIO、400-cspBGA

和特點 系統特性 兩個增強型SHARC+高性能浮點內核 ARM Cortex-A5內核 強大的DMA系統 片內存儲器保護 集成安全特性 17 mm × 17 mm 400引腳CSP_BGA和176引腳LQFP_EP封裝,符合RoHS標準 系統功耗低,汽車應用温度範圍存儲器 最多1 MB的大容量片內L2 SRAM,具有ECC保護功能 一個針對低系統功耗而優化的L3接口,提供與DDR3(支持1.5 V DDR3L器件)、DDR2或LPDDR1 SDRAM器件相連的16位接口其他特性 安全和保護 加密硬件加速器 快速安全引導,支持IP保護 支持ARM TrustZone 加速器 FIR、IIR加速引擎 產品詳情 ADSP-SC57x/ADSP-2157x處理器屬於SHARC®系列產品。ADSP-SC57x處理器基於SHARC+®雙核和ARM®Cortex®-A5內核。ADSP-SC57x/ADSP-2157x SHARC處理器屬於單指令多數據(SIMD) SHARC系列數字信號處理器(DSP),採用ADI公司的Super Harvard架構。這些32/40/64位浮點處理器針對高性能音頻/浮點應用進行了優化,具有大容量片內靜態隨機存取存儲器(SRAM),可消除輸入/輸出(I/O)瓶頸的多條內部總線,並且提供創新的數字音...
發表於 02-22 14:47 65次 閲讀
ADSP-SC573 雙核SHARC+(帶768KB L1)、ARM Cortex-A5、1MB共用的L2、DDR、千兆以太網、USB、SDIO、400-cspBGA

ADSP-SC571 雙核SHARC+(帶768KB L1)、ARM Cortex-A5、1MB共用的L2、10/100以太網、176-LQFP

和特點 系統特性   兩個增強型SHARC+高性能浮點內核 ARM Cortex-A5內核 強大的DMA系統 片內存儲器保護 集成安全特性 17 mm × 17 mm 400引腳CSP_BGA和176引腳LQFP_EP封裝,符合RoHS標準 系統功耗低,汽車應用温度範圍存儲器 最多1 MB的大容量片內L2 SRAM,具有ECC保護功能 一個針對低系統功耗而優化的L3接口,提供與DDR3(支持1.5 V DDR3L器件)、DDR2或LPDDR1 SDRAM器件相連的16位接口其他特性 安全和保護 加密硬件加速器 快速安全引導,支持IP保護 支持ARM TrustZone 加速器 FIR、IIR加速引擎 產品詳情 ADSP-SC57x/ADSP-2157x處理器屬於SHARC®系列產品。ADSP-SC57x處理器基於SHARC+®雙核和ARM®Cortex®-A5內核。ADSP-SC57x/ADSP-2157x SHARC處理器屬於單指令多數據(SIMD) SHARC系列數字信號處理器(DSP),採用ADI公司的Super Harvard架構。這些32/40/64位浮點處理器針對高性能音頻/浮點應用進行了優化,具有大容量片內靜態隨機存取存儲器(SRAM),可消除輸入/輸出(I/O)瓶頸的多條內部總線,並且提供創新的...
發表於 02-22 14:47 242次 閲讀
ADSP-SC571 雙核SHARC+(帶768KB L1)、ARM Cortex-A5、1MB共用的L2、10/100以太網、176-LQFP

ADSP-SC572 單核SHARC+(帶384KB L1)、ARM Cortex-A5、1MB共用的L2、DDR、千兆以太網、USB、SDIO、400-cspBGA

和特點 兩個增強型SHARC+高性能浮點內核 每個SHARC+內核最高達500 MHz 每個內核最多有3 Mb (384 kB) L1 SRAM存儲器,支持奇偶校驗,可配置為緩存(可選功能) 支持32位、40位和64位浮點 32位定點 字節、短字、字、長字尋址 ARM Cortex-A5內核500 MHz/800 DMIPS,支持NEON/VFPv4-D16/Jazelle支持奇偶校驗的32 kB L1指令緩存/支持奇偶校驗的32 kB L1數據緩存支持奇偶校驗的256 kB L2緩存強大的DMA系統片內存儲器保護集成安全特性17 mm × 17 mm 400引腳CSP_BGA和176引腳LQFP_EP封裝,符合RoHS標準在汽車應用温度範圍內的系統功耗低存儲器 最多1 MB的大容量片內L2 SRAM,具有ECC保護功能 一個針對低系統功耗而優化的L3接口,提供與DDR3(支持1.5 V DDR3L器件)、DDR2或LPDDR1 SDRAM器件相連的16位接口 其他特性 安全和保護 加密硬件加速器 快速安全引導,支持IP保護 支持ARM TrustZone 加速器 FIR、IIR加速引擎 產品詳情 ADSP-SC57x/ADSP-2157x處理器屬於SHARC®系列產品。ADSP-SC57x處理器基於SHARC+®雙核和ARM®...
發表於 02-22 14:47 82次 閲讀
ADSP-SC572 單核SHARC+(帶384KB L1)、ARM Cortex-A5、1MB共用的L2、DDR、千兆以太網、USB、SDIO、400-cspBGA

ADSP-SC570 單核SHARC+(帶384KB L1)、ARM Cortex-A5、1MB共用的L2、10/100以太網、176-LQFP

和特點 系統特性 兩個增強型SHARC+高性能浮點內核 ARM Cortex-A5內核 強大的DMA系統 片內存儲器保護 集成安全特性 17 mm × 17 mm 400引腳CSP_BGA和176引腳LQFP_EP封裝,符合RoHS標準 系統功耗低,汽車應用温度範圍存儲器 最多1 MB的大容量片內L2 SRAM,具有ECC保護功能 一個針對低系統功耗而優化的L3接口,提供與DDR3(支持1.5 V DDR3L器件)、DDR2或LPDDR1 SDRAM器件相連的16位接口其他特性 安全和保護 加密硬件加速器 快速安全引導,支持IP保護 支持ARM TrustZone 加速器 FIR、IIR加速引擎 產品詳情 ADSP-SC57x/ADSP-2157x處理器屬於SHARC®系列產品。ADSP-SC57x處理器基於SHARC+®雙核和ARM®Cortex®-A5內核。ADSP-SC57x/ADSP-2157x SHARC處理器屬於單指令多數據(SIMD) SHARC系列數字信號處理器(DSP),採用ADI公司的Super Harvard架構。這些32/40/64位浮點處理器針對高性能音頻/浮點應用進行了優化,具有大容量片內靜態隨機存取存儲器(SRAM),可消除輸入/輸出(I/O)瓶頸的多條內部總線,並且提供創新的數...
發表於 02-22 14:47 55次 閲讀
ADSP-SC570 單核SHARC+(帶384KB L1)、ARM Cortex-A5、1MB共用的L2、10/100以太網、176-LQFP

LTC4267 具集成型開關穩壓器的以太網供電 IEEE 802.3af PD 接口

和特點 用於 IEEE 802®.3af 受電設備 (PD) 的完整電源接口端口內置 100V、400mA UVLO 開關精準的雙級浪湧電流限值集成型電流模式開關穩壓器具停用功能的內置 25kΩ 特徵電阻器可編程分級電流 (Class 0 至 4)熱過載保護電源良好信號集成型誤差放大器和電壓基準扁平 16 引腳 SSOP 封裝和 3mm x 5mm DFN封裝 產品詳情 LTC®4267 整合了一個符合 IEEE 802.3af 標準的受電設備 (PD) 接口和一個電流模式開關穩壓器,從而提供了一款面向 PD 應用的完整電源解決方案。LTC4267 集成了 25kΩ 特徵電阻器、分級電流源、熱過載保護、簽名停用和電源良好信號、以及專為與 IEEE 標準所要求的二極管電橋配合使用而優化的欠壓閉鎖電路。精準的雙級輸入電流限值允許 LTC4267 為大的負載電容器充電並與老式的 PoE 系統相接。電流模式開關穩壓器設計用於驅動一個 6V 額定電壓的 N 溝道 MOSFET,並具有可編程斜坡補償、軟起動和恆定頻率運作功能,即使在輕負載條件下亦可最大限度地降低噪聲。LTC4267 包括一個內置誤差放大器和電壓基準,因而可在隔離式及非隔離式配置中使用。LTC4267 採用節省空間的扁平 16 引腳 SSOP 封裝或 ...
發表於 02-22 14:40 40次 閲讀
LTC4267 具集成型開關穩壓器的以太網供電 IEEE 802.3af PD 接口

LTC4267-1 具集成型開關穩壓器的以太網供電 IEEE 802.3af PD 接口

和特點 用於 IEEE 802®.3af 受電設備 (PD) 的完整電源接口端口內置 100V、UVLO 開關精準的雙級浪湧電流限值集成型電流模式開關穩壓器具停用功能的內置 25kΩ 特徵電阻器可編程分級電流 (Class 0 至 4)熱過載保護電源良好信號集成型誤差放大器和電壓基準扁平 16 引腳 SSOP 封裝 產品詳情 LTC®4267-1 整合了一個符合 IEEE 802.3af 標準的受電設備 (PD) 接口和一個電流模式開關穩壓器,從而提供了一款面向 PD 應用的完整電源解決方案。LTC4267-1 集成了 25kΩ 特徵電阻器、分級電流源、熱過載保護、簽名停用和電源良好信號、以及專為與 IEEE 標準所要求的二極管電橋配合使用而優化的欠壓閉鎖電路。LTC4267-1 提供了一個加大的工作電流限值,可為 Class 3 應用提供最大的可用功率。電流模式開關穩壓器設計用於驅動一個 6V 額定電壓的 N 溝道 MOSFET,並具有可編程斜坡補償、軟起動和恆定頻率運作功能,即使在輕負載條件下亦可最大限度地降低噪聲。LTC4267-1 包括一個內置誤差放大器和電壓基準,因而可在隔離式及非隔離式配置中使用。LTC4267-1 採用節省空間的扁平 16 引腳 SSOP 封裝。應用IP 電話的電源管理無線...
發表於 02-22 14:39 40次 閲讀
LTC4267-1 具集成型開關穩壓器的以太網供電 IEEE 802.3af PD 接口

LTC4257 IEEE 802.3af PD 以太網供電接口控制器

和特點 用於 IEEE 802.3af® 受電設備 (PD) 的完整電源接口端口片內 100V、400mA 功率 MOSFET精準的輸入電流限值片內 25k 特徵電阻器可編程分級電流 (Class 0 至 4)欠壓閉鎖智能型熱保護電源良好信號採用 8 引腳 SO 封裝和扁平 (3mm x 3mm) DFN封裝 產品詳情 LTC®4257 為在 IEEE 802.3af 以太網供電 (PoE) 系統中工作的器件提供了完整的簽名和電源接口功能。LTC4257 通過將 25k 特徵電阻器、分級電流源、具熱折返的輸入電流限制電路、欠壓閉鎖以及電源良好信號傳輸功能全部集成在一個 8 引腳封裝中而使受電設備 (PD) 設計得以簡化。通過採用一個片內高電壓功率 MOSFET,LTC4257 不僅能夠為系統設計師降低成本,還可節省電路板的佔用空間。 LTC4257 能夠直接與凌力爾特的各種 DC/DC 轉換器產品相連,以便為 IP 電話、無線接入點及其他 PD 提供一種具成本效益的電源解決方案。另外,凌力爾特還憑藉四通道網絡電源控制器提供了面向供電設備 (PSE) 應用的解決方案。LTC4257 採用 8 引腳 SO 封裝和扁平 (3mm x 3mm) DFN封裝。應用IP 電話的電源管理無線接入點電信電源控制 方框圖...
發表於 02-22 14:39 46次 閲讀
LTC4257 IEEE 802.3af PD 以太網供電接口控制器

LTC4257-1 具有雙電流限值的IEEE 802.3af PD 以太網供電接口控制器

和特點 用於 IEEE 802®.3af 受電設備 (PD) 的完整電源接口端口 片內 100V、400mA 功率 MOSFET 精準的雙電平電流限值 帶失效功能的 25k 片內特徵電阻器 可編程分級電流 (第 1 至 4 級) 欠壓閉鎖 熱過載保護 電源狀態良好信號 採用 8 引腳 SO 封裝 產品詳情 LTC®4257-1為在 IEEE 802.3af 以太網供電 (PoE) 系統中工作的器件提供了完整的簽名和電源接口功能。LTC4257-1 通過將 25k 特徵電阻器、分級電流源、輸入電流限值、欠壓閉鎖、熱過載保護、特徵電阻器失效以及電源狀態良好信號指示全部集成在一個 8 引腳封裝中而使受電設備 (PD) 設計得以簡化。LTC4257-1採用了一個精準的雙電平電流限值電路。這使得它能夠在保持與當前的 IEEE 802.3af 規格的兼容性的同時對大負載電容器進行充電並與老式的以太網供電系統相連。通過採用一個片內高壓功率 MOSFET,LTC4257-1不僅能夠為系統設計師降低成本,還能夠節省電路板的佔用空間。LTC4257-1能夠直接與凌特公司的各種 DC/DC 轉換器產品相連,以便為 IP 電話、無線接入點及其它 PD 提供一個成本效益型的電源解決方案。凌特公司還可為供電設備 (PSE) 應用提供網絡電源...
發表於 02-22 14:39 40次 閲讀
LTC4257-1 具有雙電流限值的IEEE 802.3af PD 以太網供電接口控制器

LTC4267-3 具集成型開關穩壓器的以太網供電 IEEE 802.3af PD 接口

和特點 用於 IEEE 802®.3af 受電設備 (PD) 的完整電源接口端口內置 100V、UVLO 開關300kHz 恆定頻率運作精準的雙級浪湧電流限值集成型電流模式開關穩壓器具停用功能的內置 25k 特徵電阻器可編程分級電流 (Class 0 至 4)熱過載保護電源良好信號集成型誤差放大器和電壓基準扁平 16 引腳 SSOP 封裝或 DFN 封裝 產品詳情 LTC®4267-3 整合了一個符合 IEEE 802.3af 標準的受電設備 (PD) 接口和一個 300kHz 電流模式開關穩壓器,從而提供了一款面向 PD 應用的完整電源解決方案。LTC4267-3 集成了 25k 特徵電阻器、分級電流源、熱過載保護、簽名停用和電源良好信號、以及專為與 IEEE 標準所要求的二極管電橋配合使用而優化的欠壓閉鎖電路。LTC4267-3 提供了一個加大的工作電流限值,可為 Class 3 應用提供最大的可用功率。與其較低頻率的同類器件相比,300kHz 電流模式開關穩壓器可提供較高的輸出功率或較小的外部組件尺寸。LTC4267-3 設計用於驅動一個額定電壓為 6V 的 N 溝道 MOSFET,並具有可編程斜坡補償、軟起動和恆定頻率運作功能,即使在輕負載條件下亦可最大限度地降低噪聲。LTC4267-3 包括一個內置誤差放大...
發表於 02-22 14:37 177次 閲讀
LTC4267-3 具集成型開關穩壓器的以太網供電 IEEE 802.3af PD 接口

LTC4266 四通道 IEEE 802.3at 以太網供電控制器

和特點 4 個獨立的 PSE 通道 符合 IEEE 802.at Type 1 和 Type 2 標準 0.34Ω 總通道電阻 每個端口的消耗功率為 130mW (在 600mA) 高級電源管理 8 位可編程電流限值 (ILIM) 7 位可編程過載電流 (ICUT) 預選端口的快速關斷 14.5 位端口電流 / 電壓監視 兩事件分級 非常高可靠性的 4 點 PD 檢測: 兩點施加電壓 兩點施加電流 高電容老式設備檢測 與 LTC4295A-1 和 LTC4258 的引腳與 SW 兼容 1MHz I2C 兼容型串行控制接口 中跨延時定時器 支持專有的功率高達 25W 採用 38 引腳 5mm x 7mm QFN 和 36 引腳 SSOP 封裝 產品詳情 LTC®4266 是一款四通道供電設備 (PSE) 控制器,專為在符合 IEEE 802.3 Type 1 和 Type 2 標準 (高功率) 的以太網供電 (PoE) 系統中使用而設計。外部功率 MOSFET 增強了系統可靠性並最大限度地減小了通道電阻,從而削減了功耗並免除增設散熱器的需要,即使在 Type 2 功率級條件下也不例外。外部功率元件還允許在非常高的功率級上使用,同時在其他方面依然保持與 IEEE 標準的兼容性。額定電壓為 80V 的端口引腳提供了針對外部故障的堅固型保護。LTC4266 所擁有的高級...
發表於 02-22 14:34 98次 閲讀
LTC4266 四通道 IEEE 802.3at 以太網供電控制器

ADSP-SC587 雙核SHARC+和ARM Cortex-A5 SOC、雙通道DDR、2x以太網、2xUSB、SDIO、529-cspBGA

和特點 雙核SHARC+基礎架構: 每個內核450 MHz (2.7GFLOPS) 支持奇偶校驗的5Mb/640KB L1存儲器/內核 可選緩存/SRAM模式 支持32、40和64位浮點 ARM內核基礎架構: 450 MHz ARM Cortex-A5(具有Neon/FPU) 32kByte/32kByte L1指令/數據緩存 256kByte L2緩存 共享的系統存儲器 256KB L2 SRAM,帶ECC保護功能 最多兩個高速存儲控制器 DDR3-900、DDR2-800和LPDDR(16位) 高級硬件加速器 FFT/iFFT(18 GFLOPS,每個1K-pt FFT 5usec) FIR/IIR和SINC濾波器、ASRC 帶OTP的安全加密引擎 封裝 19mm x 19mm BGA(0.8mm間距) 商用、工業和汽車 主要連接和接口: 2個以太網MAC 一個千兆(RGMII)和一個10/100 (RMII) 支持IEEE-1588和AVB(QoS和時鐘恢復) 2個USB2.0 HS OTG/設備控制器(MAC/PHY) 2個CAN2.0 SD/SDIO/MMC/eMMC(支持SDXC) 最多8個全SPORT接口(提供TDM和I2S模式) S/PDIF Tx/Rx、8個ASRC對、PCG 2個雙通道SPI和1個四通道SPI(提供直接執行功能) 3個I...
發表於 02-22 12:18 182次 閲讀
ADSP-SC587 雙核SHARC+和ARM Cortex-A5 SOC、雙通道DDR、2x以太網、2xUSB、SDIO、529-cspBGA

AD9574 以太網/千兆以太網時鐘發生器

和特點 冗餘輸入參考時鐘功能 參考監控功能 全集成式VCO/PLL內核 抖動(rms)0.234 ps rms抖動(10 kHz至10 MHz,156.25 MHz時)0.243 ps rms抖動(12 kHz至20 MHz,156.25 MHz時) 輸入頻率: 19.44 MHz或25 MHz 預設頻率轉換 採用19.44 MHz輸入參考19.44 MHz、38.88 MHz、77.76 MHz、155.52 MHz 採用25 MHz輸入參考25 MHz、33.33 MHz、50 MHz、66.67 MHz、80 MHz、100 MHz、125 MHz、133.3 MHz、156.25 MHz、160 MHz、312.5 MHz 欲瞭解更多特性,請參考數據手冊 產品詳情 AD9574具有多路輸出時鐘發生器功能,內置專用鎖相環(PLL)內核,針對以太網和千兆以太網線路卡應用進行了優化。 整數N PLL設計基於ADI公司成熟的高性能、低抖動頻率合成器產品系列,確保實現最高的網絡性能。 AD9574還適合要求低相位噪聲和抖動性能的其他應用。 配置AD9574以用於特定應用時,只需將外部上拉或下拉電阻連接到適當的引腳編程讀取器引腳(PPRx)即可。 通過這些引腳可以控制內部分頻器,以建立所需的頻率轉換、時鐘輸出功能和輸入參考功能。 將外部19.44 MHz或25 MHz振盪器連接到參考輸入REF0_P...
發表於 02-15 18:39 121次 閲讀
AD9574 以太網/千兆以太網時鐘發生器

AD9572 光纖通道/以太網時鐘發生器IC,PLL內核,分頻器,7路時鐘輸出

和特點 完全集成的雙VCO/PLL內核均方根抖動:167 fs(0.637 MHz至10 MHz,106.25 MHz)均方根抖動:178 fs(1.875 MHz至20 MHz,156.25 MHz) 均方根抖動:418 fs(12 kHz至20 MHz,125 MHz輸入晶振或25 MHz時鐘頻率)針對106.25 MHz、156.25 MHz、33.33 MHz、100 MHz、125 MHz提供預設分頻比可選擇LVPECL或LVDS輸出格式集成環路濾波器參考時鐘輸出副本通過綁定引腳配置速率節省空間的6 mm × 6 mm、40引腳LFCSP封裝功耗:0.71 W(LVDS工作方式)功耗:1.07 W(LVPECL工作方式)3.3 V 工作電壓 產品詳情 AD9572是一款多輸出時鐘發生器,具有兩個片內PLL內核,針對包括以太網接口的光纖通道線路卡應用進行了優化。整數N分頻PLL設計基於ADI公司成熟的高性能、低抖動頻率合成器系列,可實現網絡的最高性能。這款器件也適合相位噪聲和抖動要求嚴格的其它應用。PLL部分由低噪聲鑑頻鑑相器(PFD)、精密電荷泵(CP)、低相位噪聲壓控振盪器(VCO)、預編程的反饋分頻器和輸出分頻器組成。通過將一個外部晶振或參考時鐘連接到REFCLK引腳,可以將最高156.25 MHz的頻率鎖定至輸入參考。每...
發表於 02-15 18:39 191次 閲讀
AD9572 光纖通道/以太網時鐘發生器IC,PLL內核,分頻器,7路時鐘輸出

ADN2905 具有614.4 Mbps至10.3125 Gbps放大器/均衡器的CPRI和10G以太網數據恢復IC

和特點 串行CPRI數據速率 614.4 Mbps、1.2288 Gbps、2.4576 Gbps、3.072 Gbps、4.9152 Gbps、6.144 Gbps和9.8304 Gbps 以太網數據速率:1.25 Gbps和10.3125 Gbps 無需參考時鐘 抖動性能優於SFF-8431抖動規格 可選均衡器或0 dB EQ輸入模式 量化器靈敏度:200 mV p-p(典型值,均衡器模式) 採樣相位調整(5.65 Gbps或更高) 輸出極性反轉 通過I2C訪問可選特性 失鎖(LOL)指示器 PRBS發生器和檢測器 欲瞭解更多特性,請參考數據手冊 產品詳情 ADN2905可提供下列速率的量化和多速率數據恢復接收器功能:614.4 Mbps、1.2288 Gbps、1.25 Gbps、2.4576 Gbps、3.072 Gbps、4.9152 Gbps、6.144 Gbps、9.8304 Gbps和10.3125 Gbps,適合通用公共無線電接口(CPRI)和千兆以太網應用。 ADN2905可自動鎖定至所有指定的CPRI和以太網數據速率,而無需外部參考時鐘或編程。 ADN2905抖動性能超過SFF-8431規定的抖動要求。 ADN2905提供手動採樣相位調整。 此外,用户還可選擇均衡器或0 dB EQ作為輸入。 均衡器為自適應或可手動設置。 ADN2905還支持偽隨機二進制序列(PRBS)生成、位錯誤檢測和輸入數據速率...
發表於 02-15 18:39 354次 閲讀
ADN2905 具有614.4 Mbps至10.3125 Gbps放大器/均衡器的CPRI和10G以太網數據恢復IC